Dlaczego układy FPGA Microchip są niezbędne dla przyszłości robotyki
Libero SoC v2024.2 firmy Microchip wprowadza duże ulepszenia, dzięki czemu jest to pozycja obowiązkowa dla inżynierów projektujących FPGA, którzy skupiają się na wydajności, optymalizacji czasu wykonania, efektywności i obsłudze nowych urządzeń. Oto dogłębne omówienie tego, co wyróżnia tę wersję.
Libero SoC Design Suite v2024.2 znacznie rozszerza obsługę o nowe urządzenia, takie jak układy FPGA (SoC - System-on-Chip) PolarFire®, przeznaczone dla osób pracujących w krytycznych aplikacjach, takich jak aplikacje lotnicze, obronne i kosmiczne. Dzięki wydaniu MPFS250T inżynierowie mają teraz dostęp do urządzeń produkcyjnych klasy motoryzacyjnej dostosowanych do aplikacji o wysokiej wydajności i niskim poborze mocy, co umożliwia większą elastyczność w projektowaniu FPGA.
Co więcej, aktualizacja integruje ulepszone wsparcie dla urządzeń RT PolarFire SoC, rozszerzając jego możliwości dla systemów tolerujących promieniowanie, szczególnie istotnych na rynkach o wysokiej niezawodności. Urządzenia te znane są ze swojej imponującej wydajności w trudnych warunkach, co jeszcze bardziej zwiększa ich atrakcyjność dla sektorów takich jak obronność i przestrzeń kosmiczna. Dzięki uwzględnieniu tych zaawansowanych urządzeń, Libero SoC Design Suite v2024.2 rozszerza zestaw narzędzi projektanta, oferując zintegrowane podejście do opracowywania odpornych, energooszczędnych systemów o ulepszonym bezpieczeństwie i niezawodności.
Libero SoC Design Suite w wersji 2024.2 to nie tylko obsługa nowych urządzeń, to również optymalizacja wydajności na całej linii. Co godne uwagi, ulepszenia analizy czasowej zapewniają szybsze zamykanie czasowe, co jest kluczowe dla zapewnienia, że projekty o wysokiej wydajności spełniają rygorystyczne ograniczenia czasowe. Algorytmy place-and-route zostały udoskonalone, zapewniając lepsze wykorzystanie i skrócony czas wykonania. Inżynierowie będą teraz doświadczać szybszych czasów kompilacji, co jest niezbędne do przyspieszenia iteracyjnych procesów projektowania, co skutkuje krótszym czasem realizacji.
Ponadto ulepszenia w korekcji błędów FSM (Finite State Machine) z kodowaniem odległości Hamminga zapewniają, że logika projektowania jest bardziej odporna na błędy. Oznacza to, że Twój projekt jest lepiej chroniony przed błędami, dodając dodatkową warstwę solidności bez uszczerbku dla wydajności.
Zwiększ wydajność i efektywność FPGA dzięki kompilatorowi SmartHLS™: generuj wartości tabeli wyszukiwania z kodu użytkownika C++, podczas gdy nowe biblioteki Open-Source - zawierające FFT, korekcję gamma i inne - przyspieszają rozwój i skracają czas wprowadzania produktu na rynek.
Certyfikacja bezpieczeństwa funkcjonalnego dla układów FPGA PolarFire® firmy Microchip przyspiesza wprowadzanie ich na rynek.
Najnowsze udoskonalenia w kompilatorze SmartHLS i pakiecie Libero SoC Design Suite v2024.2 znacznie poprawiają wrażenia użytkownika, tworząc płynny, ujednolicony przepływ pracy. Kompilator SmartHLS obsługuje teraz wszystkie systemy operacyjne zgodne z Libero, umożliwiając użytkownikom korzystanie ze spójnego środowiska na różnych platformach. Dzięki jednej licencji obejmującej zarówno Libero SoC Design Suite, jak i kompilator SmartHLS, inżynierowie mogą wyeliminować problemy związane z zarządzaniem wieloma licencjami, usprawniając swój przepływ pracy bez dodatkowych kosztów. Ponadto kompilator SmartHLS ułatwia wiele wystąpień tego samego komponentu HDL+ generowanego przez HLS w ramach Libero SoC Design Suite, co zwiększa wydajność i możliwość ponownego wykorzystania. Integracja wejść i wyjść instrumentacji Identify on-chip automatycznie z projektami Libero SoC Design Suite oszczędza użytkownikom cenny czas, a wprowadzenie monitorowania zajętości FIFO w czasie rzeczywistym dla projektów kompilatora SmartHLS zapewnia natychmiastową widoczność metryk wydajności. Wspólnie ulepszenia te tworzą bardziej wydajne i przyjazne dla użytkownika środowisko, umożliwiając inżynierom skupienie się na innowacjach i doskonałości projektowania.
Wydanie poprawia również obsługę pamięci DDR4 i DDR3, szczególnie pod względem szkolenia i kalibracji. Te interfejsy pamięci są kluczowe dla aplikacji wymagających dużej przepustowości, a ulepszone wsparcie w Libero v2024.2 ułatwia konfigurację i debugowanie problemów związanych z pamięcią, umożliwiając projektantom budowanie bardziej niezawodnych systemów.
Nowe funkcje krzemowe wprowadzone w tej wersji obejmują lepszą obsługę sekwencji inicjalizacji pamięci, sekwencji włączania zasilania i mechanizmów kalibracji, zapewniając inżynierom narzędzia potrzebne do optymalizacji wydajności pamięci i zapewnienia stabilnej pracy w wymagających środowiskach.
Symulacja i debugowanie są istotnymi częściami procesu projektowania FPGA, a Libero SoC Design Suite v2024.2 wzmacnia te możliwości dzięki ulepszonej integracji z najnowszymi narzędziami do symulacji ModelSim i QuestaSim Pro. Ulepszenia te oferują lepszą widoczność debugowania, umożliwiając inżynierom identyfikację i rozwiązywanie problemów na wczesnym etapie cyklu projektowania. Dzięki bardziej wydajnym środowiskom weryfikacyjnym inżynierowie mogą uzyskać większą pewność co do swoich projektów, zmniejszając ryzyko kosztownych błędów na późniejszym etapie produkcji.
Oprócz ulepszonych możliwości symulacji, FlashPro 6 obsługuje teraz programowanie ISSI Flash, zwiększając elastyczność programowania pakietu. Inżynierowie mogą teraz korzystać z usprawnionego programowania urządzeń, dzięki czemu proces rozwoju jest jeszcze bardziej wydajny.
Układy FPGA RTG4™ firmy Microchip z bezołowiowymi wypustkami Flip-Chip uzyskują najwyższą kwalifikację kosmiczną QML klasy V
Wersja 2024.2 zapewnia lepszą dokumentację i jaśniejsze wytyczne, szczególnie dla systemów operacyjnych Linux i Windows, zapewniając inżynierom kompleksowe zasoby, które pomogą im w rozwiązywaniu problemów i optymalizacji przepływów pracy. Aktualizacja wprowadza również 64-bitowe demony licencyjne, które umożliwiają płynniejszą integrację, ułatwiając zarządzanie licencjami i unikanie typowych problemów z aktywacją.
W dzisiejszym krajobrazie FPGA elastyczność licencjonowania może decydować o powodzeniu lub porażce Twojego przepływu pracy. Dzięki temu inżynierowie mogą spodziewać się płynniejszych przejść między narzędziami, co zapewnia im możliwość skupienia się na swoich projektach, zamiast martwić się o ograniczenia licencyjne.
Libero SoC Design Suite v2024.2 to krok naprzód dla inżynierów projektujących FPGA. Niezależnie od tego, czy pracujesz nad zaawansowanymi systemami obronnymi, rozwiązaniami klasy motoryzacyjnej czy wysokowydajnymi projektami wbudowanymi, dodana obsługa urządzeń, ulepszone możliwości pamięci, szybsze czasy wykonywania i ulepszone narzędzia symulacyjne zapewniają wszystko, czego potrzeba do rozwoju FPGA nowej generacji.
Źródło: Microchip Technology Inc. Tłumaczenie: Gamma Sp. z o.o.
Gamma Sp. z o.o. jest autoryzowanym dystrybutorem rozwiązań firmy Microchip Technology w Polsce. Zapraszamy do kontaktu z naszym działem handlowym.