- Baterie i akumulatory
- Elementy indukcyjne
- Elementy półprzewodnikowe
- Czujniki
- Elementy dysktretne
- Mikrokontrolery
- Przełączniki
- Układy scalone
- Zarządzanie energią
- Cyfrowe potencjometry
- Czujniki temperatury
- Kontrolery mocy
- Moduły DC-DC
- Oświetlenie i wyświetlacze
- PMIC
- Pozostałe
- Przełączniki mocy
- Regulatory AC/DC Power Integrations
- Regulatory DC/DC
- Regulatory DC/DC Power Integrations
- Regulatory liniowe LDO
- Stabilizatory napięcia
- Sterowniki MOSFET
- Terminatory DDR
- Układy nadzorcze
- Ładowarki baterii
- Zestawy uruchomieniowe
- Komunikacja
- LED
- Przekaźniki
- Rezonatory filtry i źródła częstotliwości
- RFID
- Wyświetlacze
- Zasilacze impulsowe
Ważne informacje
Seminarium Mentor Graphics - Wsparcie dla DDRx w HyperLynx
Mentor Graphics razem z firmą Gamma Sp. z o.o., autoryzowanym partnerem w Polsce organizuje bezpłatne seminarium poświęcone narzędziu do symulacji signal/power integrity - HyperLynx. Formuła seminarium, przewiduje prezentacje możliwości poszczególnych pakietów HyperLynx na konkretnych przykładach schematów czy layoutów – głownie pod kątem projektowania szybkich magistral do pamięci DDRx.
Zakładamy, że każdy uczestnik po seminarium będzie w stanie samodzielnie przetestować omawiane przykłady analiz na własnych projektach, lub przykładach które udostępnimy po seminarium. W tym celu można otrzymać w pełni funkcjonalną miesięczną wersję HyperLynxa-a do testów jeszcze przed seminarium.
Będziemy starali skupić się na trzech blokach tematycznych:
Przegląd klasycznych metod analiz Signal Integrity z wykorzystaniem LineSim HyperLynx w kontekście DDRx:
- testowanie jakości sygnału w połączeniach pod kątem odbić i dystorsji na skutek nieciągłości impedancji ścieżki sygnałowej lub drodze powrotnej dla prądu,
- optymalizacja jakości sygnału za pomocą funkcji - sweep parameters,
- testowanie przesłuchów pomiędzy sąsiadującymi ścieżkami spowodowanych wzajemną pojemnością i indukcyjnością,
- badanie emisji.
Zastosowanie BoardSim HyperLynx dla weryfikacji jakości połączeń gotowego layoutu (post layout) na przykładzie sygnałów magistrali adresowej DDRx:
- Analiza poszczególnych połączeń oraz eksport do LineSim w celu poszukiwania rozwiązania problemu,
- Analiza całościowa (batch analysis) w celu weryfikacji założonej jakości sygnałów oraz emisji dla wybranych klas połączeń lub całego pcb.
Analiza Post Layout z wykorzystaniem DDR Wizard:
- Wstęp do HyperLynx Power Integrity:
- analiza AC Decoupling w kontekście wyboru prawidłowej strategii blokowania napięć zasilających,
- analiza DC Drop umozliwiająca wczesne wykrywanie problemów z dystrybucją napięć zasilania w obrębie testowanej pcb.
Miejscem Seminarium, które odbędzie się w dniu 21 listopada 2013r. w godzinach 9 - 16, będzie biurowiec Golden Floor Plaza w Warszawie przy Al. Jerozolimskich 123A
Wszystkich zainteresowanych prosimy o rejestrację pod adresem www.mentor.com/pcb/events/ddrx-designs . W razie wszelkich dodatkowych pytań odnośnie Seminarium, prosimy o kontakt pod adresem adam@gamma.pl

























